|
|
||||||||||
La rete sequenziale rappresentata in figura è un contatore Johnson modulo-4. Si definisce con questo nome un registro a scorrimento nel quale il valore dell'ultimo flip-flop è riportato, invertito, all'ingresso del primo. Si carichi lo schema del circuito nel d-DcS, con un click sulla figura: Si analizzi il circuito mediante una simulazione temporale . Una semplice sequenza di test è disponibile nella finestra del diagramma temporale: si consideri, per prima, la sequenza osservata sulle uscite FC (MSB) e FB (LSB). Si identifichi il codice binario con cui avviene il conteggio. Si osservi l'andamento delle quattro uscite (FA, FB, FC e FD). La particolare relazione temporale tra le quattro "forme d'onda" rende utile questo circuito nel caso in cui sia necessario generare segnali di clock "multifase", cioè scalati nel tempo in modo regolare (in questo caso, 1/4 di periodo). |