|
|
||||||||||
Si consideri la rete in figura (un click su di essa aprirà lo schema nel d-DcS): Si tratta di una rete combinatoria con tre ingressi C, B, A e una uscita U, realizzata con un multiplexer 8-1. Mediante la simulazione funzionale , si analizzi il funzionamento della rete e se ne compili la mappa di Karnaugh. Che tipo di funzione logica realizza questa rete? Potrebbe essere utilizzata per valutare la parità dei bit in ingresso? Utilizzando lo stesso approccio architetturale, modificare il circuito dato affinchè realizzi la seguente funzione booleana [n.b.: !C = not C]: U = (!C and B) or (C and !B and A) or (B and !A) Si suggerisce di iniziare compilando la tavola di verità della funzione data, e quindi modificare il circuito in modo che la realizzi. Qui è disponibile lo schema da completare. Al termine del lavoro, se ne verifichi il comportamento mediante una simulazione temporale (nella finestra del diagramma temporale è disponibile una appropriata sequenza di test).
|