Appendice A
Le memorie
A.1 Le memorie ROM
A.1.2 Principio di funzionamento
Esempio di componente ROM 16 x 4 (contenente i campioni di una sinusoide):
Un esempio di applicazione: un generatore di forma d'onda sinusoidale
A.1.3 Architettura interna
PLA (Programmable Logic Array):
ROM (con contenuto ancora da programmare):
ROM (programmata come funzione matematica):
A.2 Le memorie RAM
A.2.2 Architettura interna
Registro parallelo:
Esempio di memoria RAM (4 locazioni x 8 bit):
Esempio di memoria RAM (64 locazioni x 8 bit):
A.3 I collegamenti tramite bus bidirezionali
Quattro sorgenti di dato e multiplexer:
Quattro sorgenti di dato e multiplexer (versione bus):
A.3.1 I buffer tri-state
Quattro sorgenti di dato e collegamento con buffer tri-state:
A.3.2 I buffer tri-state e i bus
Componente che include otto buffer tri-state:
Quattro sorgenti di dato e collegamento con buffer tri-state (versione bus):
Connessione su bus bidirezionale di quattro generiche unità "slave" ad una "master":
Buffer tri-state bidirezionale:
A.3.3 Le memorie con collegamenti tri-state
Componente ROM 4Kx8 con bus tri-state e la rete equivalente.
(Nota: il circuito Deeds include anche i componenti necessari per la simulazione).
Componente RAM 4Kx8 con bus tri-state bidirezionale e la rete equivalente.
(Nota: il circuito Deeds include anche i componenti necessari per la simulazione).
A. Errata Corrige
Pag. 583
Primo capoverso sotto alla figura, al centro pagina. Si legga: